”数字设计“ 的搜索结果

     数字IC设计中的握手与反压 本文的主要目的是介绍清楚数字IC设计中握手和反压的原理和意义 如图所示,信号从输入端到A,经过模块A处理后,再送入到B模块进行处理。为了防止B错误读取A中的数据,A与B之间添加了信号...

     实验3 IIR数字滤波器设计及软件实现 一、实验安全规则(本实验项目安全注意事项) 1.数字信号处理及DSP应用实验在计算机Matlab上用仿真方式完成,不需要硬件设备,请不要开启计算机桌台上的其它硬件设备; 2.实验...

     IIR滤波器设计 文章目录IIR滤波器设计1. 简介2. 设计步骤简明3. 拉普拉斯变换和Z变换3.1 拉普拉斯变换3.2 Z变换4. 双线性变换法 1. 简介 IIR滤波器(无限冲激响应滤波器)相比FIR(有限冲激响应滤波器),是一种在...

     导读:作者有幸在中国电子信息领域的排头兵院校“电子科技大学”攻读研究生期间,接触到前沿的数字IC验证知识,旁听到诸如华为海思、清华紫光等我国顶尖集成电路相关企业面授课程,对数字IC验证有了一些知识积累和...

     单单做一个时钟显示就显得十分简单,仅仅是一个进制的设计,秒钟低位满9进1,秒钟高位满5进1等等。秒钟低位想要1秒加一下就需要一个1hz的时钟信号,通过系统时钟分频得到。增加启停功能,有两个位置可以进行控制,一...

     对于设计而言,它可能对于理论知识,可能要求会相对高一点,比如说像算法协议。而对于验证工程师,就于今天的岗位而言,他的coding能力可能要求更高一点。 为什么?因为很多东西经过这么多年的积累,我们把很多验证...

     一、基本功能设计与思路 基本功能:能实现秒、分钟、小时的计数,计数结果清晰稳定的显示在 6 位数码管上。 1、动态显示模块 该模块主要功能是通过数码管的动态扫描实现 6 位数码管显示计数结果,本模块由扫描...

     目录一.介绍二.实验过程 一.介绍 1.Verilog HDL Verilog HDL是一种硬件描述语言,以文本...2.数字秒表设计 在发烧友上看到的原理图 二.实验过程 1.准备工作 (1)建立工程 (2)添加文件 如图选择Verilog 2.代码

     一、四人抢答器电路设计 ...二、数字电子钟电路设计 三、555与计数器构成分频器 四、一位二进制全减器 五、序列信号发生器电路 六、红绿灯控制 七、九路抢答器 ...

     在进行模拟、数字电路的设计、安装、调试过程中,由于其使用十进制数显示,测量迅速,精确度高,显示直观,经常要用到频率计。    本数字频率计将采用定时、计数的方法测量频率,采用一个1602A LCD显示器动态显示6...

     数字逻辑课程设计-数字时钟 ------------- 课程设计的三个简单要求 1、设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。 2、由晶振电路产生1HZ标准的信号。分、秒为六十进制计数器,时...

     四位数字电子钟设计 目录四位数字电子钟设计一.实验名称:四位数字电子钟设计二.设计目的三.设计内容四.设计基本要求五.器件设备六.设计原理(1)74160引脚及其功能(2)74LS48引脚及其功能(3)74LS00引脚及其功能...

     数字信号处理:IIR数字滤波器设计及软件实现 1.实验原理 设计IIR数字滤波器一般采用间接法(脉冲响应不变法和双线性变换法),应用最广泛的是双线性变换法。基本设计过程是:①先将给定的数字滤波器的指标转换成...

     1.IIR数字低通滤波器的设计过程: 数字滤波器的技术指标要求——过渡模拟低通滤波器的技术指标——设计过渡模拟低通滤波器的Ha(s)——数字低通滤波器的H(z) 模拟滤波器有许多成熟的方法可以用来进行设计,比如...

     第一部分:频率测量: 测量频率主要有两种方法:普通测量法以及等精度测量法 ●FPGA普通测量法:在1s闸门时间内,记录被测信号的脉冲个数Fx,则被测频率为Fx=Nx,精度主要取决于被测信号频率,被测信号频率越搞,...

     基于protues数字钟设计 本次实验内容在protues仿真中可以实现:①一个具有“时”、“分”、“秒”显示的数字钟;②具有校时功能;③具有整点报时功能;④具有定时闹钟功能。由于水平有限,秒信号没有用产生电路采用...

     今天我们要介绍的数字后端概念是Bump。这是用于FlipChip技术的一种object,可以理解为“焊球”。用于倒置过来扣在封装板上的焊球。如下图所示:Bump通过RDL...

10  
9  
8  
7  
6  
5  
4  
3  
2  
1